Kamis, 28 Januari 2016

RANGKAIAN FLIP - FLOP


D FLIP - FLOP

Simbol logika untuk flip flop D diperlihatkan gambar. Flip flop D hanya mempunyai satu masukan data dan satu masukan clock. Flip flop D sering disebut flip flop tunda.
Kata tunda menggambarkan apa yang terjadi pada data, atau pada informasi masukan D. Data (0 atau 1) ditunda 1 pulsa clock dari pemasukannya sampai keluaran Q. Tabel dibawah ini menunjukkan tabel kebenaran dari flip flop D yang telah disederhanakan.
 
MASUKAN
KELUARAN
D
Qn+1
0
0
1
1
Perhatikan bahwa keluaran Q sama dengan masukan D sesudah satu pulsa clock (lihat kolom Qn+1).
Flip flop D dapat dibentuk dari flip flop S-R yang berdetak dengan menambahkan satu gerbang NOT, seperti gambar dibawah ini. Umumnya anda akan menggunakan flip flop D yang dimasukkan ke sebuah IC.
Terdapat berbagai cara untuk merancang flip-flop D. Pada dasarnya, flip-flop D merupakan multivibrator bistabil yang masukan D nya ditransfer ke keluaran setelah diterimanya sebuah pulsa lonceng.
Untuk merangkaianya dalam EWB maka ikuti langkah berikut:
  • Carilah IC SN 7474 pada tool Digital ICs.
  • Pelajarilah terlebih dahulu lembaran data IC SN7474, kemudian hubungkanlah sumber tegangan dc +5 V pada rangkaian.
  • Periksalah rangkaian, bila sudah ON-kanlah sumber tegangan.
  • buatlah preset (R) dan Clear (C) pada kedudukan 1 sehingga tidak mempengaruhi kerja dari flip-flop
  • Buatlah informasi input bervariasi dan masukkan pulsa clock ke flip-flop 
  • Buatlah saklar preset (R) pada kedudukan 0, maka flip-flop dalam keadaan set
  • Buatlah saklar clear (C) pada kedudukan 0, maka flip-flop dalam keadaan reset. pada keadaan preset = 0 dan clear= 0 tidak akan ada persesuaian karena present dan clear tetap berlawanan.
  • Tuliskan kesimpulan.

Selamat Mencoba!!!!
Lanjut ke : RS FF, CRS FF, JK FF








0 komentar:

Posting Komentar